
個人簡曆:
2007年畢業于洛陽師範學院物理與電子信息學院,獲電子信息科學與技術專業學士學位。2010年畢業于西南交通大學信息科學與技術學院,獲微電子學與固體電子學專業碩士學位。2019年畢業于東南大學信息科學與工程學院,獲電路與系統專業博士學位。
主持教學與科研課題
[1] 湖南省教育廳, 優秀青年項目, 22B0525, 基于 65nm CMOS 工藝的高速時鐘與數據恢複技術研究, 在研, 主持
[2] 大鲵資源保護與綜合利用湖南省工程實驗室, 重點, DNGC2108, 基于CC3200、微信及雲服務的大鲵人工養殖遠程智能監控系統研究, 在研, 主持
[3] 湖南省教育廳, “北鬥微小課題”,衛星導航測試系統研究與實踐, 2021年,結題, 指導教師
[4] 湖南省教育廳, 一般項目, 19C1510, 基于PAM4信号的高速 SerDes 接收端電路關鍵技術研究, 結題, 主持
[5] 湖南省自然科學基金委員會, 青年基金, 2018JJ3416, 應用于50 Gb/s以上串行鍊路的均衡技術研究及關鍵芯片設計, 結題, 主持
[6] 湘西土家族苗族自治州科學技術局, 基礎理論研究, 2018SF5020, 應用于高損耗背闆的10Gb/s接收端自适應均衡器芯片設計, 結題, 主持
[7] 湖南省教育廳, 教改課題,基于CDIO模式的微處理器實驗課程教學研究與實踐, 2017年,結題, 主持
期刊論文
[1] Haoran Sun, Yinhang Zhang*, Xi Yang. 6.25–10 Gb/s adaptive CTLE with spectrum balancing and loop-unrolled half-rate DFE in TSMC 0.18 µm CMOS, IEICE Electronics Express, 2022, 19(22): 1-5. (本人研究生為第一作者,SCI,EI檢索)
[2] 吳浩,張銀行*. 一種基于頻譜平衡的雙環自适應CTLE[J]. 微電子學,2021,51(06):878-882. (本人研究生為第一作者,中文核心)
[3] Yinhang Zhang, Xi Yang. A 36 Gb/s Wireline Receiver with Adaptive CTLE and 1-Tap Speculative DFE in 0.13 µm BiCMOS Technology[J]. IEICE Electronics Express, 2020, 17(5):1-6. (SCI,EI檢索)
[4] Yinhang Zhang, Qingsheng Hu. A 33 Gb/s combined adaptive CTLE and half-rate look-ahead DFE 0.13µm BiCMOS technology for serial link[J],IEICE Electronics Express, 2018, 15(4):1-12. (SCI,EI檢索)
[5] Yinhang Zhang, Qingsheng Hu. A 10 Gb/s transmit equalizer using duobinary signaling over FR4 backplane[J]. High Technology Letters, 2017, 23(3):266-270. (EI檢索)
[6] Yinhang Zhang, Qingsheng Hu Noise prediction partial response maximum likelihood equalization for high speed serial link, Journal of Southeast University (Natural Science Edition), 47(1): 6-11, 2017. (EI檢索)
會議論文
[1] Yinhang Zhang, Yang Huiyuan. High Speed MLSD Equalization for Serial Link[C],The 5th International Conference on Computer and Communication Systems, pp. 599-603, 2020. (EI檢索)
[2] Yinhang Zhang, Hu Qingsheng, Zhan Yongzheng. A 20 Gb/s wireline receiver with adaptive CTLE and half-rate DFE in 0.13 µm technology[C]. 15th International Conference on Wired/Wireless Internet Communications, pp. 292-303, 2017. (EI檢索)
[3] Yinhang Zhang, Hu Qingsheng, Feng Jun. A noise predictive maximum likelihood equalization and its application in high speed serial link systems[C]. 2016 6th International Workshop on Computer Science and Engineering, pp. 411-414, 2016. (EI檢索)
授權發明專利
[1] 張銀行; 楊喜; 吳浩; 楊輝媛 ; 一種PAM4信号接收端阈值電壓自适應調整電路的均衡系統, 2022-11-04, 專利号:ZL 2020 1 1242790.6
研究方向
[1]超高速串行鍊路通信
[2]模拟集成電路設計
指導學生競賽獲獎
[1] 2022年指導學生獲湖南省大學生電子設計競賽一等獎一項
[2] 2022年指導學生獲全國大學生智能車競賽華南賽區三等獎一項
[3] 2021年指導學生獲湖南省大學生電子設計競賽一等獎一項,二等獎一項
[4] 2021年指導學生獲全國大學生智能車競賽華南賽區二等獎一項
[5] 2020年指導學生獲湖南省大學生電子設計競賽三等獎一項
[6] 2020年指導學生獲全國大學生智能車競賽華南賽區三等獎一項
聯系方式
Email:zyh149032@jsu.edu.cn